|
有源晶振的典型電路有源晶振EMC標準設(shè)計電路,如果對EMC要求不高,可以去掉L1,及C1。只保留電源輸入端的去耦電容,取0.1uf即可,輸出端保留輸出電阻,約10到27歐姆。 說明: 1.電源端磁珠L1與電容C2,C3構(gòu)成lc濾波電路。 2.關(guān)于輸出端串聯(lián)的電阻的作用.串電阻是為了減小反射波,避免反射波疊加引起過沖。有時,不同批次的板子特性不一樣,留個電阻位置便于調(diào)整板子狀態(tài)到最佳。如無必要串電阻,就用0歐電阻連接。 具體作用如下: (1)可以減少諧波,有源晶體輸出的是方波,這將引起諧波干擾,尤其是阻抗嚴重不匹配的情況下,加上電阻后,該電阻將與輸入電容構(gòu)成RC積分平滑電路,將方波轉(zhuǎn)換為近似正弦波,雖然信號的完整性受到一定影響,但由于該信號還要經(jīng)過后級放大、整形后才作為時鐘信號,因此,性能并不受影響,該電阻的大小需要根據(jù)輸入端的阻抗、輸入等效電容,有源晶體的輸出阻抗等因素選擇。 (2)可以進行阻抗匹配,減小回波干擾及導(dǎo)致的信號過沖。我們知道,只要阻抗不匹配,都會產(chǎn)生信號反射,即回波,有源晶體的輸出阻抗通常都很低,一般在幾百歐以下,而信號源的輸入端在芯片內(nèi)部結(jié)構(gòu)上通常是運放的輸入端,由芯片的內(nèi)部電路與外部的無源石英晶體構(gòu)成諧振電路(使用有源晶體后就不需要這個晶體了),這個運放的輸出阻抗都在兆歐以上。一般這個輸出電阻可以串27歐姆左右。
上一篇有源晶振工作電壓有哪些下一篇有源晶振(OSC)的用途 |